7.9. Транзистор боғланишли транзисторли мантиқий схема
Транзистор боғланишли транзисторли мантиқий схема— ТТЛ (ТБТМ) диод боғланишли (ДТЛ) схемадаги (7.12-расм) диодларни транзисторнинг база — эмиттер ўтиши билан алмаштириш йўли билан ҳосил қилинади. Бунда интеграл кўринишда жорий қилинган кўп эмиттерли транзистордан фойдаланиш мақсадга мувофиқ бўлади. Бундан ташқари, Д4 ва Д5 силжитиш дидолари тушириб қолдирилиб, мантиқий схемалар бевосита ула- нади. Бу мантиқий элементларнинг ўлчамини кичирайтириш, интегралланиш даражасини ошириш имконини беради.
7.13-расмда содда инверторли ТТЛ (ТБТМ) нинг схемаси кўрсатилган.
7.13-расм. Содда инверторли ТТЛ схемаси
Унда Т1 кўп эмиттерли транзисторнинг эмиттер ўтишлари кириш диодлари, коллектор ўтиши эса, силжитиш диодлари вазифасини бажаради. Демак, T1 транзистор мантилий кўпайтириш (ВА) амалини бажарса, Т2 транзистор инкор (инверсия) — ЙЎҚ амалини бажаради, яъни схемада ВА — ЙЎҚ мантиқий амал жорий қилинади. Агар схема киришидаги сигнал кучланиши, яъни Т1 транзисторнинг эмиттер ўтишларидаги кучланиш U° = Uкт га тенг бўлса, бу ўтишлар тўғри йўна- лишда уланган бўлади ва T1 транзистордан етарли қийматдаги Iб1 база токи ўтади. У транзисторнинг тўйи- ниш ҳолатини таъминлаб туради. Бунда Т2 транзисторнинг база кучланиши Uб2< Uбэт бўлгани учун у ёпиқ бўлади. (T1 транзисторнинг коллектор токи Iк1 = Iб1 бўлиб, ҳисобга олинмаслик даражада кичик). Шунинг учун чиқиш кучланиш U2 = U1 бўлиб, «1» мантиққа тўғри келади ва схеманинг бу ҳолати киришларнинг биттасидаги кучланиш U° қийматда бўлганда ҳам сақланади. Схеманинг барча киришларидаги кучланиш бир вақтда орта бошлаб, остонавий кучланиш Un га етгач, Т2 транзисторнинг база кучланиши Uбэт қийматга эришади ва у очилади. Натижада Т2 транзисторнинг база токи ортади ва Ек манба—Rб резистор — T1 транзисторнинг коллектор ўтишидан тузилган занжир бўйича оқади. Бунда Т2 транзистор тўйиниш режимига ўтади. Кириш кучланишининг шундан кейинги ортиши T1 транзисторнинг эмиттер ўтишларининг ёпилишига олиб келади, яъни T1 транзистор эмиттер ўтишига тескари, коллектор ўтишига — тўғри йўналишда кучланиш уланган бўлиб қолади. Чиқиш кучланиши U2 = U° бўлиб, мантиқий «О» ҳолат вужудга келади.
Содда инверторли схеманинг асосий афзаллиги тезкорлигининг юқорилигидир.У T1 транзистор- нинг қайта уланиш тезлиги билан белгиланади. Сабаби Т2 транзисторнинг ёпилишида унинг базасида тўпланадиган заряд T1 транзистор орқали жуда тез тарқалади (камаяди).
Схеманинг асосий камчилиги зарарли таъсирларга берилувчанлиги (турғунмаслиги) ва тармоқланиш коэффициентининг кичиклигидир. Унинг турғунмаслиги Т2 транзисторнинг очилиш кучланиши кичик бўлиши билан тушунтирилади. Содда инверторли схеманинг бу камчиликлари мураккаб инверторли ТТЛ схемасига ўтиш билан йўқотилади. 7. 14-расмда унинг схемаси кўрса- тилган.
Do'stlaringiz bilan baham: |