БИС КР580ВВ55 (рис. 6.15) предназначена для организации параллельного обмена информацией между МПС и тремя внеш-
Jl
з 2 1
Ж
39
ы
18 19
Id "77
21
Ж
3
34
|
ШД 0 1 2
3
4
|
|
Ш 8110 11 2
3
4
5
7
|
33
|
|
3i
|
|
31
|
|
30
|
|
29
|
|
28
|
J
6
7
|
|
27
|
|
|
|
9
|
АО
А1 ■
|
КР580
ВВ55
|
ШВ2 0 1 2
3
4
|
8
|
|
|
6
|
>8М
|
|
J
6
7
|
|
|
|
|
|
ШВЗ 0 1 2
3
4
5
7
|
5 (
36 , 35
|
>чТ
>зп
СБР
|
|
|
|
5В-26, общ-7
ними устройствами (ВУ). В состав БИС параллельного интерфейса входят четыре восьмиразрядных буферных регистра (один из которых связан с шиной данных МПС, а три других — с соответствующими периферийными устройствами) и устройство управления (УУ), связанное с управляющей и адресными шинами МП системы.
Управляющие и адресные сигналы задают режим работы БИС и определяют внешнее устройство, производящее обмен информацией:
ВМ — «выбор микросхемы», разрешающей работу БИС при ВМ=0. При ВМ= 1 выводы шин находятся в отключенном (третьем) состоянии;
АО, А1 — двухразрядный адрес, позволяющий обращаться к одному из трех внешних устройств или регистру устройства управления;
ЧТ — «Чтение». При ЧТ=0 происходит передача данных от выбранного внешнего устройства на ШД МП системы;
ЗП — «Запись». При ЗП=0 данные (или слово управления) передаются с ШД на выбранное адресом внешнее устройство или регистр устройства управления;
СБР — «сброс». При СБР= 1 все регистры, включая регистр УУ, переводятся в нулевое состояние, а внешние каналы — в режим ввода.
Перед началом работы в регистр устройства управления записывается управляющее слово (производится программирование
ША
DC
17
6
|
ШД 0 1 2
3
/
|
|
|
7
|
|
|
6
|
|
|
5
|
|
|
А
|
|
А Пи
|
3
|
С
|
|
|
2
|
L
|
|
|
1
|
7
|
|
|
|
|
|
|
9
|
со .
СТРО
|
|
|
11
|
КР580
|
|
|
|
15
|
С1
СТР1
|
ЬИЬЗ
|
|
К
|
|
|
|
|
|
10
|
С2
СТР2
|
|
|
16
|
|
|
а >
|
|
|
►3/7
>ЧТ
|
|
|
22 \
|
|
|
|
|
|
19
|
АО
М
|
|
КН2
|
20
|
|
г1 ,
|
|
|
►ей
|
|
|
|
|
|
10
13
5В~2Ь, о5ш..-12
12 Ш У —■/— 16
8, ШД
»• ■ и
-7*-
'2
ЧТ ЗП ШД А0.А1 ВМ [Регистр У У \
tULl QnH [Ж!
ССТРК ССТРК ССТРК
режима работы), которым определяется режим работы каждого внешнего канала: асинхронный двунаправленный, стробируемый двунаправленный и стробируемый однонаправленный.
БИС КР580ВВ51 предназначена для организации последовательного обмена информацией между МПС и внешним устройством (последовательный интерфейс). Последовательный обмен необходим в тех случаях, когда нет возможности соединять МПС и периферийное устройство многопроводной (параллельной) линией связи, например при большом удалении внешнего устройства от МПС. Перед началом работы в БИС записываются управляющее слово, определяющее формат передаваемого слова (5...8 бит), режим и скорость передачи информации (от 9,6 до 56 Кбит/с.). Типичным примером использования этой БИС является ее применение для передачи данных по телефонной линии связи.
БИС КР580ВИ53 (рис. 6.16) служит для выработки временных интервалов программируемой длительности, может использоваться как счетчик внешних тактовых импульсов, программируемый делитель частоты, двоичный умножитель. В состав БИС входят три независимых 16-разрядных счетчика (СТО, СТ1, СТ2) работающих на вычитание в двоичном или двоично-десятичном коде. Прием счетных импульсов Cl, С2 и СЗ разрешается соответствующими стробирующими сигналами СТРО, СТР2, СТРЗ. Начальные значения' счетчиков загружаются с шины данных. После начала счета при достижении содержимым счетчика нуля вырабатывается
сигнал «конец» — КН. В процессе работы содержимое любого счетчика может быть считано на шину данных. Максимальная частота счетных импульсов не более 2 МГц. Назначение управляющих сигналов то же, что и для БИС КР580ВВ55. При ВМ= 1 выводы шины данных находятся в третьем состоянии и БИС не принимает никаких управляющих сигналов, но работа всех СТ не останавливается. Занесение начального значения и считывание информации из СТ производится по байтам.
БИС КР580ВН59 (рис. 6.17) является восьмиуровневым контроллером приоритетных прерываний. Объединением 8 таких БИС можно создать устройство, реагирующее на запросы прерывания от 64 периферийных объектов. Объединение (каскадирование) производится при помощи трехразрядной шины каскадирования КСО, КС1 и КС2 и управляющего сигнала ВДМ (ведомый). При ВДМ=1 БИС становится ведущей и выходными сигналами КС0...КС2 задает порядковый номер (приоритет) остальным БИС. При ВДМ=0 сигналы КС0...КС2 являются входными, определяющими адрес ведомой БИС. Назначение сигналов ЧТ, ЗП, ВМ такое же, как и у предыдущих БИС. Сигнал А — адрес регистра, в который с ШД записывается управляющее слово, определяющее режим работы контроллера.
БИС КР580ВТ57 предназначена для организации в МПС обмена данными между ЗУ и периферийными устройствами в обход процессора. Контроллер прямого доступа к памяти (ПДП) имеет четыре независимых параллельных канала обмена с различными приоритетами. БИС ПДП в процессе обмена формирует адресное сопровождение ЗУ и сигналы управления обменом. Эта микросхема используется для подключения к МПС быстродействующих УВВ, например дисковых накопителей данных. Так как в процессе работы канала ПДП процессор отключен от ЗУ, то обычно говорят, что это режим захвата памяти, и на МП подается соответствующий сигнал.
ЗПРО
ЗПР1
О QJ
а: сз а:
у
Do'stlaringiz bilan baham: |