Print indd



Download 18,42 Mb.
Pdf ko'rish
bet143/366
Sana31.12.2021
Hajmi18,42 Mb.
#276933
1   ...   139   140   141   142   143   144   145   146   ...   366
Bog'liq
(Lecture Notes in Computer Science 10793) Mladen Berekovic, Rainer Buchty, Heiko Hamann, Dirk Koch, Thilo Pionteck - Architecture of Computing Systems – ARCS

Acknowledgement. The authors thank Ingo Sewing for his efforts implementing our
lightweight hardware synchronization in the RC/MC architecture.
7
Altera uses the term
Logic Element for their elementary logic block, basically a
lookup table with 4 inputs and 1 output (4-LUT).


Lightweight Hardware Synchronization for Avoiding Buffer Overflows in NoC
125
References
1. Agarwal, A., Iskander, C., Shankar, R.: Survey of network on chip (NoC) architec-
tures & contributions. J. Eng. Comput. Archit. 3(1), 21–27 (2009)
2. Bjerregaard, T., Mahadevan, S.: A survey of research and practices of network-on-
chip. ACM Comput. Surv. (CSUR) 38(1), 1–51 (2006)
3. Borkar, S.: Future of interconnect fabric: a contrarian view. In: Workshop on Sys-
tem Level Interconnect Prediction, SLIP 2010, pp. 1–2 (2010)
4. Chrysos, G.: Intel
R
Xeon Phi coprocessor (codename knights corner). In: Hot
Chips 24 Symposium (HCS), 2012 IEEE, pp. 1–31. IEEE (2012)
5. Coenen, M., Murali, S., Ruadulescu, A., Goossens, K., De Micheli, G.: A buffer-
sizing algorithm for networks on chip using TDMA and credit-based end-to-end
flow control. In: Proceedings of the 4th International Conference on Hardware/-
Software Codesign and System Synthesis, CODES+ ISSS 2006, pp. 130–135. IEEE
(2006)
6. Goossens, K., Dielissen, J., Radulescu, A.: Æthereal network on chip: concepts,
architectures, and implementations. IEEE Design Test Comput. 22(5), 414–421
(2005)
7. Kung, H.T., Morris, R.: Credit-based flow control for ATM networks. IEEE Netw.
9(2), 40–48 (1995)
8. Kurose, J.F., Ross, K.W.: Computer Networking: A Top-Down Approach. Pearson,
London (2012)
9. Message Passing Interface Forum: MPI: A Message-Passing Interface Standard,
Version 3.1. High Performance Computing Center Stuttgart (HLRS) (2015).
http://mpi-forum.org/docs/mpi-3.1/mpi31-report-book.pdf
10. Mische, J., Frieb, M., Stegmeier, A., Ungerer, T.: Reduced complexity many-core:
timing predictability due to message-passing. In: Knoop, J., Karl, W., Schulz, M.,
Inoue, K., Pionteck, T. (eds.) ARCS 2017. LNCS, vol. 10172, pp. 139–151. Springer,
Cham (2017).
https://doi.org/10.1007/978-3-319-54999-6 11
11. Mische, J., Ungerer, T.: Low power flitwise routing in an unidirectional torus with
minimal buffering. In: Proceedings of the Fifth International Workshop on Network
on Chip Architectures, NoCArc 2012, pp. 63–68. ACM, New York (2012)
12. Mische, J., Ungerer, T.: Guaranteed service independent of the task placement in
NoCs with torus topology. In: Proceedings of the 22nd International Conference
on Real-Time Networks and Systems, RTNS 2014, pp. 151–160. ACM, New York
(2014)
13. Rattner, J.: An experimental many-core processor from Intel Labs. Presenta-
tion (2010).
http://download.intel.com/pressroom/pdf/rockcreek/SCC Announce
ment JustinRattner.pdf
14. Raynal, M., Helary, J.M.: Synchronization and Control of Distributed Systems
and Programs. Wiley Series in Parallel Computing. Wiley, Chichester (1990).
(Trans: Synchronisation et contrˆ
ole des syst`
emes et des programmes r´
eparties,
Paris, Eyrolles).
http://cds.cern.ch/record/223733
15. Tanenbaum, A.S., Van Steen, M.: Distributed Systems: Principles and Paradigms,
2nd edn. Prentice-Hall, Upper Saddle River (2007)
16. Tanenbaum, A.S., Wetherall, D.J.: Computer Networks. Pearson, London (2010)


126
M. Frieb et al.
17. Vangal, S.R., Howard, J., Ruhl, G., Dighe, S., Wilson, H., Tschanz, J., Finan, D.,
Singh, A., Jacob, T., Jain, S., Erraguntla, V., Roberts, C., Hoskote, Y., Borkar, N.,
Borkar, S.: An 80-tile sub-100-W TeraFLOPS processor in 65-nm CMOS. IEEE J.
Solid-State Circ. 43(1), 29–41 (2008)
18. Wentzlaff, D., Griffin, P., Hoffmann, H., Bao, L., Edwards, B., Ramey, C., Mattina,
M., Miao, C.C., Brown III, J.F., Agarwal, A.: On-chip interconnection architecture
of the tile processor. IEEE Micro 27(5), 15–31 (2007)



Download 18,42 Mb.

Do'stlaringiz bilan baham:
1   ...   139   140   141   142   143   144   145   146   ...   366




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©hozir.org 2024
ma'muriyatiga murojaat qiling

kiriting | ro'yxatdan o'tish
    Bosh sahifa
юртда тантана
Боғда битган
Бугун юртда
Эшитганлар жилманглар
Эшитмадим деманглар
битган бодомлар
Yangiariq tumani
qitish marakazi
Raqamli texnologiyalar
ilishida muhokamadan
tasdiqqa tavsiya
tavsiya etilgan
iqtisodiyot kafedrasi
steiermarkischen landesregierung
asarlaringizni yuboring
o'zingizning asarlaringizni
Iltimos faqat
faqat o'zingizning
steierm rkischen
landesregierung fachabteilung
rkischen landesregierung
hamshira loyihasi
loyihasi mavsum
faolyatining oqibatlari
asosiy adabiyotlar
fakulteti ahborot
ahborot havfsizligi
havfsizligi kafedrasi
fanidan bo’yicha
fakulteti iqtisodiyot
boshqaruv fakulteti
chiqarishda boshqaruv
ishlab chiqarishda
iqtisodiyot fakultet
multiservis tarmoqlari
fanidan asosiy
Uzbek fanidan
mavzulari potok
asosidagi multiservis
'aliyyil a'ziym
billahil 'aliyyil
illaa billahil
quvvata illaa
falah' deganida
Kompyuter savodxonligi
bo’yicha mustaqil
'alal falah'
Hayya 'alal
'alas soloh
Hayya 'alas
mavsum boyicha


yuklab olish