Дешифраторы
Дешифратором называют преобразователь двоичного n- разрядного кода в уни- тарный 2n- разрядный код, все разряды которого за исключением одного равны нулю. Дешифраторы бывают полные и неполные. Для полного дешифратора выполняется условие N=2n, где n – число входов, N – число выходов. В неполных дешифраторах имеется n – входов, но выходов N <2n.
На рис.17.7 показана схема дешифратора 3 х 8, преобразующего двоичный трех- разрядный код в унитарный восьмиразрядный, в котором, например, входное двоичное число 100 соответствует выходному коду 00010000.
Рис.17.7. Условное графическое изображение дешифратора 3 х 8
В цифровой технике применяют также преобразователи кодов для управления сегментными и матричными индикаторами, шифраторы, преобразующие, например, 8- разрядный единичный код в двоичный код, и другие комбинационные устройства, по- строенные на цифровых логических элементах. Особенностью комбинационных устройств является то, что их выходные сигналы однозначно определяются только действующей в настоящий момент на входе комбинацией переменных и не зависят от значений переменных, действовавших на входе ранее.
Триггеры
Триггером называется устройство, способное формировать два устойчивых значения выходного сигнала и скачкообразно изменять эти значения под действием внешнего управляющего сигнала.
Триггеры относятся к цифровым схемам последовательного типа. Состояние выхода последовательной схемы (цифрового автомата) зависит от текущего состояния входа X и от внутреннего состояния схемы Q:
Y=F(X,Q).
Таким образом, триггер является хранителем предшествующей и источником текущей информации. Триггер называют бистабильной схемой, он является элемен- тарной ячейкой памяти. Два устойчивых состояния триггера обозначаются: Q=1 и Q=0.
Основные типы триггеров в интегральном исполнении получили следующие названия: RS -триггер, JK- триггер, D - триггер, T- триггер.
Асинхронный RS – триггер содержит одну ячейку памяти, может быть выпол- нен на двух элементах ИЛИ-НЕ (рис.17.8) и имеет два прямых информационных вхо- да:
R – раздельный вход сброса триггера (Q=0);
S – раздельный вход установки триггера (Q=1).
|
|
Рис.17.8. Асинхронный RS-триггер
|
Рис.17.9. Условное графическое
изображение асинхронного RS-триггера
|
Триггер называется асинхронным, если переключение его происходит сразу при изменении информационных сигналов. Работа асинхронного RS – триггера на элемен- тах ИЛИ-НЕ отображается таблицей переходов 17.3.
Таблица 17.3
Do'stlaringiz bilan baham: |