Асинхронный RS-триггер.
Рисунок 2
Асинхронным описанный триггер называется потому, что у него нет входа синхронизации и, соответственно, нет сигнала синхронизации. Такой сигнал синхронизирует с самим собой и с сигналами на других входах переключение триггера в другие состояния. Для того чтобы узнать о том, как это работает, переходим к следующему типу триггеров.
Синхронный RS-триггер. Логика синхронного триггера заметно сложнее. У него также есть входы R и S, однако добавляется еще синхронизирующий вход С, который серьезно влияет на логику работы. Смысл в том, что считывание триггером сигналов на входах R и S выполняется только тогда, когда на вход синхронизации С подается синхронизирующий сигнал в виде логической 1 (высокого напряжения). Т.е. переключение выходов Q и ¯Q при наличии сигналов на входах R и S происходит только при наличии сигнала на входе С. Обозначение такого сигнала буквой С представляет собой первую букву в слове clock, что в переводе с английского означает «тактовый». Поэтому данный вход часто называют «такт». Принцип работы очень хорошо иллюстрирует временная диаграмма, представленная на рисунке 3. Рядом с диаграммой показаны условное графическое обозначение такого триггера на принципиальных схемах, а также таблица истинности, которая отражает картину на диаграмме. Принцип работы очень хорошо иллюстрирует временная диаграмма, представленная на рисунке 3. Рядом с диаграммой показаны условное графическое обозначение такого триггера на принципиальных схемах, а также таблица истинности, которая отражает картину на диаграмме.
Синхронный RS-триггер.
Рисунок 3
Cинхронизация в триггерах и подобных им устройствах применяется для того, чтобы сделать такие микросхемы более устойчивыми к помехам.
Такой тип триггера используется как простейшая ячейка памяти. Он может активно применяться в несложных вычислительных системах или устройствах автоматики. На первый взгляд D-триггер похож на синхронный RS-триггер. У него тоже есть синхронизирующий вход С и он тоже является синхронным. Но у этого триггера все-таки есть коренное отличие, и заключается оно в одном управляющем входе D вместо двух входов R и S. Каждый новый импульс напряжения на входе D приводит к переключению выхода Q в состояние логической 1 или 0 в зависимости от того, в каком состоянии выход находился до этого. Конечно, переключение состояний выхода Q происходит только при условии, что на входе С есть сигнал синхронизации. На рисунке 4 приведена временная диаграмма, которая прекрасно иллюстрирует принцип его работы. Вместе с диаграммой изображены таблица истинности и условное графическое обозначение, которое используется в принципиальных схемах.
Do'stlaringiz bilan baham: |