Выходные каскады


Схема двухтактного выходного каскада усилителя с составным транзистором в комплементарной паре



Download 323,03 Kb.
bet5/6
Sana13.04.2022
Hajmi323,03 Kb.
#547726
1   2   3   4   5   6
Bog'liq
Выходные каскады

Схема двухтактного выходного каскада усилителя с составным транзистором в комплементарной паре

Рис. 13.32. Диаграмма работы двухтактного выходного каскада в режиме класса В: а — совмещенные входные характеристики двух плеч каскада; б — выходной сигнал каскада
транзистора и VT1 наиболее близки по параметрам, что исключает постоянное напряжение на выходе при UBX = 0 и уменьшает искажение усиленного сигнала.
Отличительной особенностью кремниевых транзисторов, которые являются основой ИМС, является ярко выраженная нелинейность начального участка входной вольт-амперной характеристики (ВАХ), которая приводит к нелинейности и искажению выходной характеристики. Это особенно сильно влияет на форму усиленного сигнала при работе двухтактного усилителя в режиме класса В, когда возникают нелинейные искажения типа центральной отсечки. На рис. 13.32 в качестве примера показаны входные ВАХ транзисторов и диаграмма выходного сигнала для схемы двухтактного усилителя на рис. 13.31. Входной сигнал на участке 1 (рис. 13.32) не усиливается, т.е. в этот момент входной сигнал расходуется на переход транзисторов каждого плеча двухтактного каскада из режима класса В в режим класса АВ. В результате входной сигнал усиливается не весь, что ведет к искажению в виде «отсекания» его части в переходе с одного полупериода в другой по центру периода, т.е. выходной сигнал искажается. Такое искажение называют искажением «ступенькой», так как выходной сигнал действует прерывисто — ступенчато.

Рис. 13.33. Схема двухтактного выходного каскада усилителя, работающего в режиме класса АВ
Для исключения искажения типа центральной отсечки схемы выходных каскадов усложняют, переводя их в режим работы класса А В. Усложнения заключаются в построении специальных схем для задания первоначального напряжения смещения и положения рабочей точки транзисторов каждого плеча двухтактного каскада.
Схема выходного каскада на двух п-р-п- транзисторах (рис. 13.33), в которой транзистор VT1 включен по схеме с OK, a VT2 — по схеме с ОЭ, аналогична схеме на рис. 13.30.
За счет включения резистора R1 и диода VD1 создается смещение фиксированным током базы для транзисторов VT1 и для транзисторов VT1 и VT2 устанавливается режим класса АВ. Напряжение ?/к,
также создает обратное смещение на диоде VD1. В результате VD1 закрыт, а транзистор VT1 находится в активном режиме. Между коллектором и эмиттером транзистора VT2 через R1 прикладывается напряжение от двух источников питания, равное ^КЭ2 = Щл + ^К2- В результате создается смещение косвенным методом и протекает слабый коллекторный ток через транзистор VT2 по цепи: + t/K1 —> R1 —> VT2K_5_3 —» R2 -> — UK2. Падение напряжения на резисторе R1 уменьшает прямое смещение на эмиттер- ном переходе VT1 (?/БЭ1 = Щц — t^j), следовательно, и на диоде VD1, приоткрывая его, а падение напряжения на резисторах R1 и R2 уменьшает напряжение на транзисторе VT2 (2 = UK] + UK2 — — t/R1 — UR2) и токи через транзисторы уменьшаются. Таким образом, оба транзистора VT1 и VT2 работают в режиме класса АВ и через них по нагрузке протекают небольшие, равные по величине, токи противоположных направлений (/Э1 и /К2), а суммарный ток в нагрузке равен нулю.
При положительном входном сигнале ток транзистора VT2 возрастает, что приводит к увеличению падения напряжения на резисторе R1 и уменьшению прямого смещения на эмиттерном переходе транзистора VT1 и обратного смещения на диоде VD1. Через нагрузку возрастает ток /К2 по цепи: +UK2 -» RH -> VD1 —» VT2K_B_3 -» -» R2 -» —UR. Транзистор VT1 остается закрытым, так как падение напряжения на диоде VD1 за счет тока /К2 создает на эмиттерном переходе VT1 обратное смещение (знаки «+» и «—» в скобках на рис. 13.33).
При отрицательном входном сигнале транзистор VT2 закрывается. Падение напряжения на резисторе R1 и диоде VD1 за счет уменьшения коллекторного тока VT2 (/R2) уменьшается, что увеличивает прямое смещение на эмиттерном переходе VT1 и обратное смещение на VD1. Диод VD1 закрывается, а транзистор VT1 открывается и через него в нагрузку течет ток /Э1. Амплитуды напряжения на нагрузке одинаковы при равенстве коэффициентов усиления. Так как транзистор VT1 включен по схеме с OK, a VT2 — по схеме с ОЭ, то выравнивание коэффициентов усиления происходит при Rl = RH. Резистор R1 ограничивает ток коллектора транзистора VT2, и при равенстве Rl = RH токи равны /К2 = /Э1.
В двухтактном выходном каскаде на комплементарной паре транзисторов VT2 и VT3 (рис. 13.34) используется основной транзистор п-р-п и дополняющий р-п-р, которые можно создать в ИМС при изоляции структур /?-я-переходом. Режим класса АВ в схеме задается с помощью предвыходного фазоинверсного каскада на транзисторе VT1, диодах VD1, VD2 и резисторе R, которые образуют схему делителя напряжения. Фазоинверсный каскад — источник противофазных напряжений для выходного каскада. Функции диодов VD1 и VD2 в реальном исполнении в ИМС выполняют транзисторы в диодном включении.

Рис. 13.34. Схема двухтактного выходного каскада усилителя на комплементарной паре, работающего в режиме класса АВ
Ток делителя напряжения /д создает падение напряжения на диодах, которое создает прямое смещение на эмиттерных переходах транзисторов VT2 и VT3 и задает режим работы транзисторов. Поскольку падение напряжения на дифференциальном сопротивлении диодов мало, то транзисторы работают в режиме класса АВ. При положительном входном сигнале VT1 открывается и потенциал базы транзистора VT3 становится более отрицательным и равным UK2- Транзистор VT3 открывается и ток нагрузки /эз протекает по цепи: +UK2 RH -» VT33_B_K -» — ?/к2. При отрицательном сигнале VT1 закрывается, ток делителя и падение напряжения на резисторе R уменьшаются. Потенциал базы транзистора VT2 становится более положительным и равным + t/K1 и транзистор VT2 открывается. Ток нагрузки /Э2 протекает по це- пи: +?/к1 -> Т2к_б_э -» RH ->? -UKl.
Поскольку параметры интегральных п-р-п- и /?-я-р-транзисто- ров существенно различаются, особенно коэффициент усиления по току (который можно устранить, введя ООС, охватывающую выходной и предвыходной каскады), то в схеме возникает асимметрия, что также приводит к искажению выходного сигнала. Подобную асимметрию можно устранить, применяя в выходных двухтактных каскадах (рис. 13.35) в качестве />-л-/7-транзисторов составной транзистор на комплементарной паре (VT4 и VT5, VT6), так же как в схеме на рис. 13.31. Для повышения мощности в выходном
каскаде также применяют составные транзисторы по схеме Дарлингтона (VT2, VT3 и VT5, VT6). В схеме выходного двухтактного каскада на составных транзисторах (рис. 13.35) можно получить большие мощности на выходе и повысить симметрию выходного каскада, что уменьшает нелинейные искажения.

Рис. 13.35. 
Download 323,03 Kb.

Do'stlaringiz bilan baham:
1   2   3   4   5   6




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©hozir.org 2024
ma'muriyatiga murojaat qiling

kiriting | ro'yxatdan o'tish
    Bosh sahifa
юртда тантана
Боғда битган
Бугун юртда
Эшитганлар жилманглар
Эшитмадим деманглар
битган бодомлар
Yangiariq tumani
qitish marakazi
Raqamli texnologiyalar
ilishida muhokamadan
tasdiqqa tavsiya
tavsiya etilgan
iqtisodiyot kafedrasi
steiermarkischen landesregierung
asarlaringizni yuboring
o'zingizning asarlaringizni
Iltimos faqat
faqat o'zingizning
steierm rkischen
landesregierung fachabteilung
rkischen landesregierung
hamshira loyihasi
loyihasi mavsum
faolyatining oqibatlari
asosiy adabiyotlar
fakulteti ahborot
ahborot havfsizligi
havfsizligi kafedrasi
fanidan bo’yicha
fakulteti iqtisodiyot
boshqaruv fakulteti
chiqarishda boshqaruv
ishlab chiqarishda
iqtisodiyot fakultet
multiservis tarmoqlari
fanidan asosiy
Uzbek fanidan
mavzulari potok
asosidagi multiservis
'aliyyil a'ziym
billahil 'aliyyil
illaa billahil
quvvata illaa
falah' deganida
Kompyuter savodxonligi
bo’yicha mustaqil
'alal falah'
Hayya 'alal
'alas soloh
Hayya 'alas
mavsum boyicha


yuklab olish