Дешифратор с тремя входами адреса и входом разрешения на 8 выходов (23)
Логическая схема
|
Адрес
|
Разрешение
|
Состояние выходов
|
A2
|
A1
|
A0
|
E
|
D7
|
D6
|
D5
|
D4
|
D3
|
D2
|
D1
|
D0
|
|
|
|
|
|
|
|
|
|
|
|
|
|
0
|
0
|
0
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
0
|
0
|
0
|
1
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
1
|
0
|
0
|
1
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
0
|
0
|
1
|
1
|
0
|
0
|
0
|
0
|
0
|
0
|
1
|
0
|
0
|
1
|
0
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
0
|
1
|
0
|
1
|
0
|
0
|
0
|
0
|
0
|
1
|
0
|
0
|
0
|
1
|
1
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
0
|
1
|
1
|
1
|
0
|
0
|
0
|
0
|
1
|
0
|
0
|
0
|
1
|
0
|
0
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
1
|
0
|
0
|
1
|
0
|
0
|
0
|
1
|
0
|
0
|
0
|
0
|
1
|
0
|
1
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
1
|
0
|
1
|
1
|
0
|
0
|
1
|
0
|
0
|
0
|
0
|
0
|
1
|
1
|
0
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
1
|
1
|
0
|
1
|
0
|
1
|
0
|
0
|
0
|
0
|
0
|
0
|
1
|
1
|
1
|
0
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
x
|
1
|
1
|
1
|
1
|
1
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
Дешифратор, реализованный
на логических элементах «И» (AND).
|
Активное состояние выходов - логическая 1,
неактивное - логический 0
х - неактивное состояние всех выходов, для приведённой
слева схемы - логический 0.
|
Nazorat savollari
1. Mul'tipleksorlar va demul'tipleksorlar ishlash prinsipini tushuntiring.
2. Demul'tipleksorning o’tish holatini ko’rsatuvchi jadvalni keltiring.
3. Demul'tipleksorlarning shahsiy funksiyasini keltiring.
4. Demul'tipleksorlar vaqtli diagrammani yasang.
Asosiy adabiyotlar
1.D. M. Harris and S. L. Harris Digital Design and Computer Architecture. Morgan Kaufmann, 2007. – p.73-103Издательство Morgan Kaufman © English Edition 2013 © 2013 Elsevier, Inc. All rights reserved. ISBN-13: 978-0-12-394424-5
2.Digital Electronics: Principles, Devices and Applications Anil K. Maini
© 2007 John Wiley & Sons, Ltd. ISBN-13: 978-0-470-03214-5, ISBN-10: 0470032146, стр.1-69.
3.Lessons In Electric Circuits, Volume IV – Digital
By Tony R. Kuphaldt,Fourth Edition, last update November 01, 2007. Стр.1-27.
4.Китаев Ю.В. Основы цифровой техники.Учебное пособие: СПБ:СПбГУ ИТМО, 2007,87 с.
Qo’shimcha adabiyotlar
1.Алиев М.М. Цифровая вычислительная техника и микропроцессоры
Учебное пособие. Т.: ALOKACHI. – 2010. – 87 стр.
2. Aliуev M.M.,Tulyaganova Z.X. Raqamli hisoblash texnikasi va mikroprotsessorlar. T. 2006
3. Белоусов А.И., Емельянов В.А., Турцевич А.С. Основы схемотехники микроэлектронных устройств. – М.: Техносфера, 2012.
4.www.Intel.cov
5.www.IBM.com
6.http// tashiit.uz.uch2.uz
10 - MA’RUZA
SUMMATORLAR. SUBTRACTORLAR. AMQLAR
REJA
10.1Yarim summatorlar.
10.2To’liq summatorlar.
10.3N-razryadli parallel summator.
10.4.Subtraktor (ayirish).
10.4.3.Arifmetik mantiqiy qurilma.
Tayanch suz va iboralar: ikkilik kod, razryad, qo’shish amal, yarim summator, n-razryadli parallel summator, ayirish amal, maxsus mikrosxemalar, bazaviy element, arifmetik mantiqiy qurilma.
10.1.Yarim summatorlar
Summatorlar 2 asosiy arifmetik amal, ya’ni ikkilik kodidagi sonlarni qo’shish amalini bajaruvchi qurilma hisoblanadi . Bir razryadli sonlarni qo’shish quyidagicha amalga oshiriladi: 0+0=0, 1+0=1, 0+1=1, 1+1=10. Oxirgi holda chiqishdagi 10 ikki razryadli ikkilik ko’rinishiga ega bo’ladi. Yuqori razryadida hosil bo’lgan bir olib o’tuvchi bir deyiladi.
Oddiy yig’indili element yarim summator hisoblanadi. U ikkita qo’shiluvchi uchun ikkita kirish va ikkita chiqishdan iborat: s (yig’indi) va p (olib o’tuvchi).
10.1 - rasm. Yarim summatorning mantiqiy strukturasi
10.2 – rasm. Yarim summatorning sxemasi
10.3 – rasm. NAND mantiqiy elementlar dan yarim summator
10.2.To’liq summatorlar
Ikkita ko’p razryadli sonlarni qo’shish qurilmasi ikkinchi razryaddan uchta kirishga ega bo’lishi lozim: ikkitasi qo’shiluvchi va bittasi oldingi razryadga o’tkazish uchun2. Bu tizimni summator yarim summatorlar yig’indisi sifatida ko’rish mumkin (10.4 - rasm).
10.4 - rasm.To’liq summator: a-mantiqiy strukturasi;
b-nisbiy grafik ko’rinishi
10.5 – rasm. To’liq summatorning haqiqiy jadvali
10.3.N-razryadli parallel summator
10.6-rasm. n-razryadli parallel summator keyingi o’tkazish bilan
10.6-rasmda n-razryadli summatorning o’tkazishishini tushintiruvchi sxema keltirilgan.
10.7 – rasm.Ikkita yarim summatorlardan to’liq summatorning sxemasi
10.4. Subtraktor (ayirish)2
Ayirish amali qo’shish amalining teskarisidir. Yarim subtraktorning mantiqiy strukturasi va uning haqiqiy jadvali 11.7 - rasmda keltirilgan.
10.8 - rasm. Yarim subtraktor: mantiqiy strukturasi va haqiqiylik jadvali
10.9 – rasm. Yarim subtraktorning sxemasi va haqiqiy jadvali
Full Subtractor
10.10 – rasm. Ikkita yarim subtraktorlardan tuzilgan to’liq subtraktorning sxemasi
10.11 – rasm. To’liq subtraktorning haqiqiy jadvali va Karno kartasi
10.12 – rasm. Farq va qarz olishga chiqish uchun Karno kartasi
10.5.Arifmetik mantiqiy qurilma2
Ikkilik axborotlarni arifmetik va mantiqiy o’zgarish amalini bajarish uchun maxsus mikrosxemalar mos dasturlar yordamida amalga oshiradi. Ushbu mikrosxemalar arifmetik mantiqiy qurilmalar (AMQ) deb nomlanadi. Mikroprosessor texnikasi AMQ bazaviy element hisoblanadi. Ulardan ko’chirish registri, operativ xotira qurilmalari va boshqa qurilmalar bilan hamkorlikda foydalaniladi.
K155IP3 mikrosxemasi ikkita to’rt razryadli ikkilik so’zlar ustida amal bajarish uchun mo’ljallangan: A=A3A2A1A0 va B=B3B2B1B0 (10.13-rasm).
10.13 – rasm.4x4 ko'paytirgich
Mikrosxema yordamida bajariladigan amalning asosiy ko’rinishi 5-razryadli kodning MS3S2S1S0 kirishlarda keltiriladi barcha AMQ lar 25=32 amalni bajarish imkoniyatiga ega: 16 mantiqiy (VA,VA-YO’Q, YOKI,YOKI-YO’Q, inkor YO’Q va boshqa) va arifmetik mantiqiy (qo’shish, ayirish, taqqoslash va boshqalar).
Qo’shish va ayirish amali razryaddan razryadga ko’chirish yo’li orqali bajariladi. Bundan tashqari, S ko’chiruvchi signalini qabul qilish mavjud.
F0,F1,F2 va F3 chiqishlarida arifmetik amallarni mantiqiy o’zgartirish natijalari o’rin oladi. Arifmetik amallar bajarilganda C4 ko’rinish chiqishida signalning katta razryadi hosil bo’ladi.
10.14 - rasm. K155IP3 mikrosxemasining shartli ko’rinishi
Nazorat savollari
1. 11.15-rasmda tasvirlangan shifrator o’nlik signallarni ______(ASCII, ikkiyu-o’nlik kod) ga o’tkazadi.
2. 11.15-rasmda tasvirlangan shifrator___________(H-,L-faol) signallariga egadir.
10.15-rasm
Buerda: Шифратор десятичный код ДДК по приоритету – Ustunlik bilan o’nlik IO’K kodi shifratori , Выходной индикатор – chiqish indikatori, Входы - chiqishlar.
3. 2.15-rasmda tasvirlangan kirish impulslarining har biri uchun ikki yuo’nlik kodida 4 razryadli indikatsiyani sanab bering.
4. 10.16-rasmda ko’rsatilgan deshifrator ikki yu-o’nlik kodidan________(o’nlik, o’noltilik) kodiga o’tishni ta’minlaydi.
5. 11.16-rasmdagi deshifratorning kirishlari __________(H-, L- faol), chiqish signallari esa ________( H-, L- faol) hisoblanadi.
6. 11.16-rasmdagi har bitta kirish impulsi uchun o’nlik chiqish signallarini sanab o’ting (indicator ko’rsatkichi).
7. 11.16-rasmdagi har bir impuls uchun faol segmentlarni sanab o’ting.
10.16 - rasm
Bu erda: ДешифраторДДК-7 сегментов - 7 segmentning IO’K deshifratori.
Do'stlaringiz bilan baham: |