Микропроцессорли бошқариш системаларида хотира қурилмаси энг асосий қисимлардан бири бўлиб, у икки турдан: ташқи ва ички хотиралардан иборат бўлади.
Микропроцессорли бошқариш системаларида хотира қурилмаси энг асосий қисимлардан бири бўлиб, у икки турдан: ташқи ва ички хотиралардан иборат бўлади.
Ташқи хотирага: қаттиқ диск, магнит диск, магнит лента, компакт диск, Flash хотира ва бошқалар киради.
Ички хотира катта интеграл схемалар асосида қурилган бўлиб, улар энергияга боғлиқлиги, ички тузилиши, ишлаш принципи, ишлаб чиқарилиш техналогияси ва бошқа кўрсаткичлар билан ўзаро фарқланади. Қуйидаги расимда МПли бошқариш системаларида қўлланадиган хотира қурилмаси турлари классификцион графи келтирилган.
ПЗУ- бир марта программаланадиган хотира қурилмаси; ППЗУ- қайта программалаштириладиган хотира қурилмаси; ЭЁЭУ- электр билан ёзилади, электр билан ўчириладиган қайта программалаштириладиган доимий хотира; ЭЁУФУ- электр билан ёзилади, ультрафиолет нур билан ўчирилади.
Микропроцессоры и микроЭВМ в системах автоматического управления.Справочник. Под общей редакцией С.Т. Хвоща. Авторы: С.Т. Хвощ, Н.Н. Варлинский, Е.А. Попов. (Ленинград: Издательство «Машиностроение». Ленинградское отделение, 1987) http://publ.lib.ru/ARCHIVES/H/HVOSCH_Sergey_Timofeevich/_Hvosch_S.T..html
Доимий хотира принципиал схемаси
Оператив хотира
Оператив хотира асосан икки турга яъни статик ва динамик турларга бўлинади.
Оператив хотиранинг статик ва динамик турлари қуйидаги афзаллик ва камчиликларга эга: Бирлик юзага эга бўлган кристалда статик ОЗУ га нисбатан 10 баробар катта хажимдаги динамик ОЗУни жойлаштириш мумкин. Лекин динамик ОЗУ ячейкасидаги ахборотни ишончли сақлаш учун маълум вақт интервалларида динамик регенрация қилиш зарур. Регенрация деганда – динамик ОЗУ ячейкасидаги ахборотларни қўллаб-қувватлаб туриш вазифасини бажарувчи сиғим зарядини даврий равишда тиклаб туриш тушинилади. Статик ОЗУ эса бундай жарёнга мухтож эмас.
Хотира ката интеграл схемаларининг ички структуралари.
Статик ОЗУ да n разрядли адреслар шинасидан келувчи кодни бир қисми қаторлар дешифраторига (ҚД), қолган қисми устунлар дешифраторига (УД) узатилади. Ўқиш/ёзишни бошқариш блокига (ББ) RD(ўкиш) ва WR(ёзиш) сигналлари асосида тўпловчи матрица(ТМ) личейкаси билан МП орасида маълумотлар буфери(МБ) орқали маълумотлар алмашинилади. Қуйидаги расмларда статик ва динамик ОЗУ катта интеграл схемаларининг умумлаштирилган ички структураси келтирилган.
ПЗУ, ППЗУ ва айрим турдаги статик ОЗУ катта интеграл схемаларининг ички структураси.
ПЗУ, ППЗУ ва айрим турдаги статик ОЗУ микросхемалари асосида хотира қурилмасини лойихалаш учун талаб этилган хажимни таъминлаш мақсадида бир нечта катта интеграл схемаларни хотира варағи каби улаш лозим. Хотира қурилмасининг хар бир варағидаги маълумотлар кириш/чиқиш разрядлари сони микропроцессор маълумотлар шинаси разрядлари сонига мос бўлиши зарур.
Статик ОЗУ микросхемаларининг айрим турларида тўпловчи матрицанинг ячейкалари бир разрядли структурага эга бўлиб, уларда маълумотлар кириши ва чиқиши учун микросхеманинг алохида оёқчалари ажратилган. Бундай микросхемалар асосида қурилган оператив хотира қурилмасини микропроцессорли бошқариш системаларининг икки ёқлама йўналишга эга бўлган маълумотлар шинасига уланиши керак.
Статик ОЗУ микросхемаларининг айрим турларида тўпловчи матрицанинг ячейкалари бир разрядли структурага эга бўлиб, уларда маълумотлар кириши ва чиқиши учун микросхеманинг алохида оёқчалари ажратилган. Бундай микросхемалар асосида қурилган оператив хотира қурилмасини микропроцессорли бошқариш системаларининг икки ёқлама йўналишга эга бўлган маълумотлар шинасига уланиши керак.
Динамик хотира катта интеграл схемаларида кўп холларда адреслар буфери(АБ) адреслар шинасига нисбатан икки маротаба кам киришга эга бўлиб, уларда адрес шинаси разрядларини хотира микросхемасининг қаторлар ва устунлар дешифраторларига қабул қилиш жараёни такт импульси даври икки қисмга бўлиган холда амалга оширилади. Биринчи қисмида адреснинг катта разрядлари қаторлар дешифраторига, иккинчи қисмида адресларнинг кичик разрядлари устунлар дешифраторига қабул қилинади. Бу жараён RAS ва CAS сигналлари билан бошқарилади. Маълумотлар киритиш ва чиқариш алохида буферлар асосида амалга оширилганлиги учун маълумотларни киритиш буфери (МКБ) ва маълумотларни чиқариш буфери(МЧБ) туғридан-туғри МПни маълумотлар шинасига уланиш имкониятига эга эмас
Бундай уланиш шина формирователи (ШФ) микросхемаси ёрдамида амалга оширилади. Динамик хотира учун регенирация схемаси алохида қурилади.